鉅大鋰電 | 點擊量:0次 | 2020年05月25日
DC-DC升壓型開關電源的低壓啟動方法
電路整體示意圖
DC-DC升壓型開關電源在低輸入電壓下工作,利用控制電路導通和關斷功率管,在功率管導通時,電感儲存能量;當功率管關斷時,電感釋放能量,對輸出電容充電,輸出電壓升高。當輸入電源低至1.0V以下,假如DC-DC芯片的驅動電壓取自輸入電源,芯片內部電路就不能正常工作,DC-DC便無法啟動;假如DC-DC芯片的驅動電壓取自輸出電壓,同樣,芯片根本無法啟動及進行任何升壓動作。本文針對輸入電源電壓變化范圍較大,在考慮商業成本的情況下,設計了2個振蕩器電路:主振蕩器和輔助振蕩器。輔助振蕩器靠輸入電壓供電,0.8V即能起振,在VDD升至1.9V以前控制功率管的導通與關斷,使VDD逐步抬升。主振蕩器靠輸出電壓即VDD供電,在VDD升至1.9V以后以一個較穩定的頻率工作,抬升并維持輸出電壓。電路的整體示意圖如圖1所示。該電路包括主振蕩器、輔助振蕩器以及它們的切換電路、帶隙基準電路、pWM比較器、過壓保護電路、過流保護電路等。
圖1DC-DC升壓型開關電源芯片的整體示意圖
主振蕩器的設計
本文所設計的主振蕩器采用如圖2所示的環形振蕩器結構。VC1,VC2分別為過壓保護電路,pWM比較器的輸出信號,Mp10和Mp11為帶隙基準供應的鏡像電流,合理的控制鏡像電流和電容C1,C2的大小,即能夠使主振蕩器在1.9~8V的VDD區間輸出350kHz左右較穩定的振蕩頻率。
圖2主振蕩器電路輔助振蕩器的設計
輔助振蕩器電路采用環形振蕩器結構,它利用亞閾值導通的原理,使得起振電壓降至0.8V,但是這個輔助振蕩器在0.8~1.9V的VDD區間里頻率變化很大,會在電路啟動階段造成很大的浪涌電流,造成系統的不穩定。
設計的輔助振蕩器克服了以上缺點,既保證了在0.8V起振,又防止了振蕩頻率變化過大,但是,在輔助振蕩器關斷之后由于工藝偏差可能會在R,S端出現不確定狀態,導致功耗過大,并造成后續電路不能正常工作。本文在此基礎上加以改進,新增M17管,M18管,所設計的輔助振蕩器如圖3所示。
圖3輔助振蕩器電路
圖3中,M1~M13是低輸入電壓偏置電流電路,這個電路的重要功能是在低輸入電壓下出現一個恒定的納安級的偏置電流。這一不隨電源電壓變化的偏置電流將為圖3所示的輔助振蕩器供應偏置。M8~M13為啟動電路,M3、M4都工作在亞閾值區:
聯立式(1)~式(4),可以得到:
式中:K=(W/L)M4/(W/L)M3,通過式(5)可以發現,偏置電流IM1,IM2與輸入電源無關。
恒流源II和I4對電容C1充放電,該振蕩器的核心模塊是兩個比較器,M21、M22組成COMp1,該比較器閾值較高,為M22管的導通閾值,記為VH=Vth、M22、M23、M24、M25、M26、R2組成COMp2,該比較器閾值較低,記為VL:
因為M26管的電流很小,寬長比很大,故:
SE為輔助振蕩器切換信號,SEB為SE的反信號。當VDD低于1.9V時,SE為高電平,M17,M18都截止,不影響R,S觸發器的翻轉,輔助振蕩器工作,開關S1斷開,S2閉合;當VDD高于1.9V時,SE為低電平,輔助振蕩器關斷,開關S1閉合,S2斷開,M17、M18都導通,R=1、S=0、AUXCLK被鎖定為高電平,既減小了功耗,也防止了輔助振蕩器關斷之后R、S端出現不確定狀態。
電路整體仿真結果與分析
整體電路在0.5μmCMOS工藝庫(VthN=0.72V,Vthp=-0.97V)下仿真,仿真條件為VIN=0.8V,仿真結果如圖4所示。從圖4可以看出,電路啟動后,首先輔助振蕩器V(auxclk)起振,VDD逐漸升高,升高至1.4V時,主振蕩器V(mainclk)起振,但此時只有輔助振蕩信號通過開關S2傳到功率管的柵極,當VDD升高至1.9V時,輔助振蕩器關掉,主振蕩器信號通過開關S1傳到功率管的柵極,VDD繼續升高至設定的輸出電壓3.3V以后,由反饋電路控制主振蕩器的開啟與關斷,來維持這一輸出電壓。
結語
本文針對輸入電源電壓變化范圍較大,設計了兩種結構不同的振蕩器,其在在不同電源電壓范圍內工作的頻率較穩定,并利用電壓檢測模塊進行合理的切換,解決了低輸入電壓下電路無法啟動的問題,是一款適用于商業開發的DC-DC升壓型開關電源。
上一篇:詳解開關電源拓撲結構優缺點
下一篇:用于單片機與電子裝置中的開關電源